視頻信號(hào)處理在攝像頭高速運(yùn)行時(shí)延和集成電荷耦合器件(TDICCD)中需要高信噪比。為了解決這個(gè)問(wèn)題,本文首先分析了一種新型高速TDICCD輸出視頻信號(hào)的特性及其工作原理。然后研究了相關(guān)雙樣本(CDS)降噪方法。隨后提出了一種綜合處理方法,包括相關(guān)雙采樣、可編程增益控制、線路校準(zhǔn)和數(shù)字偏移控制等。其中,XRD98L59是用于干擾器電荷耦合器件(CCD)的視頻信號(hào)處理器。將該處理器應(yīng)用于一種具有八個(gè)輸出端口的高速TDICCD,可以獲得完美的視頻圖像。
實(shí)驗(yàn)結(jié)果表明,圖像的信噪比達(dá)到了50dB左右。實(shí)現(xiàn)了高速多通道TDICCD的視頻信號(hào)處理,達(dá)到了要求的監(jiān)控工程指標(biāo)。攝像機(jī)數(shù)字信號(hào)處理(DSP)核心是視頻采集系統(tǒng)的關(guān)鍵部件。在本研究中,首次為相機(jī)DSP系統(tǒng)開(kāi)發(fā)了高性能、低復(fù)雜度的算法。主要功能包括色彩插值、白平衡、色彩空間變換、自動(dòng)增益控制、邊緣增強(qiáng)和色彩增強(qiáng)。仿真結(jié)果表明,對(duì)于彩色濾光片陣列格式的相機(jī),該方法可以讓屏蔽器獲得良好的質(zhì)量。基于這些算法,開(kāi)發(fā)了流水線結(jié)構(gòu)的DSP處理器。
用一個(gè)FPGA器件對(duì)監(jiān)控?cái)z像頭原型芯片進(jìn)行了驗(yàn)證,然后用0.35um CMOS工藝實(shí)現(xiàn)了其ASIC。通過(guò)與一個(gè)PCB寬度內(nèi)的額外組件的組合,成功地展示了1270×792分辨率的實(shí)時(shí)相機(jī)系統(tǒng)。利用Bi-CMOS/CCD工藝開(kāi)發(fā)了一種包括CCD(電荷耦合器件)延遲線(DL)和低通濾波器的攝像機(jī)信號(hào)處理IC。該IC大大有助于減小視頻電影電路的尺寸并提高其可靠性。該IC集成了四個(gè)1H CCD DL和五個(gè)低通濾波器,從而使電路板空間更加緊湊。CCD-DL輸出信號(hào)電平、直流偏壓和低通濾波器截止頻率的自動(dòng)調(diào)整大大減少了調(diào)整干擾屏蔽器點(diǎn)和IC引腳。
實(shí)驗(yàn)結(jié)果表明,圖像的信噪比達(dá)到了50dB左右。實(shí)現(xiàn)了高速多通道TDICCD的視頻信號(hào)處理,達(dá)到了要求的監(jiān)控工程指標(biāo)。攝像機(jī)數(shù)字信號(hào)處理(DSP)核心是視頻采集系統(tǒng)的關(guān)鍵部件。在本研究中,首次為相機(jī)DSP系統(tǒng)開(kāi)發(fā)了高性能、低復(fù)雜度的算法。主要功能包括色彩插值、白平衡、色彩空間變換、自動(dòng)增益控制、邊緣增強(qiáng)和色彩增強(qiáng)。仿真結(jié)果表明,對(duì)于彩色濾光片陣列格式的相機(jī),該方法可以讓屏蔽器獲得良好的質(zhì)量。基于這些算法,開(kāi)發(fā)了流水線結(jié)構(gòu)的DSP處理器。
用一個(gè)FPGA器件對(duì)監(jiān)控?cái)z像頭原型芯片進(jìn)行了驗(yàn)證,然后用0.35um CMOS工藝實(shí)現(xiàn)了其ASIC。通過(guò)與一個(gè)PCB寬度內(nèi)的額外組件的組合,成功地展示了1270×792分辨率的實(shí)時(shí)相機(jī)系統(tǒng)。利用Bi-CMOS/CCD工藝開(kāi)發(fā)了一種包括CCD(電荷耦合器件)延遲線(DL)和低通濾波器的攝像機(jī)信號(hào)處理IC。該IC大大有助于減小視頻電影電路的尺寸并提高其可靠性。該IC集成了四個(gè)1H CCD DL和五個(gè)低通濾波器,從而使電路板空間更加緊湊。CCD-DL輸出信號(hào)電平、直流偏壓和低通濾波器截止頻率的自動(dòng)調(diào)整大大減少了調(diào)整干擾屏蔽器點(diǎn)和IC引腳。